# 2E200 : Electronique Numérique, Combinatoire et Séquentielle

Bertrand Granado

Licence E<sup>2</sup>A

Hiver 2019







- Introduction : L'électronique numérique à l'aube de 2020 / Méthodes et outils de Conception des systèmes numériques
- Algèbre de Boole
- Codage
- 4 Les composants combinatoire simples
- Les composants combinatoires complexes
- 6 Les composants séquentiels : les bascules
- Les composants séquentiels : les registres
- 8 Les composants séquentiels : les compteurs / Le traitement Pipeliné
  - Interface avec l'environnement continu : Conversion Analogique vers Numérique et Numérique vers Analogique





## Equipe Pédagogique

Cours Bertrand Granado

TD Farouk Valette

Julien Denoulet

Cyril Dahon

Petros Georgiakakis

Bertrand Granado

TP Kevin Arth

Qiang Zhang

Abdelkrim Bessaad

Francis Laniel

Oussama

Orlando Chuquimia

Georges Jean Daher

Petros Georgiakakis

Bertrand Granado



#### Contrôle des Connaissances

un examen Réparti ER1 : contrôle de connaissance - Aucun document



 un mini-projet avec contrôle de TP et soutenance de mini-projet

- un examen final ER2 de réflexion! Documents autorisés mais seulement ceux de cours!
- Evaluation
  - ► Ecrit : 65%
    - ★ ER1 = 40%, ER2 = 60%
  - Mini-Projet : 35%
    - ★ Contrôle de TP = 30%, Mini-projet = 70% (Travail durant les séances, rapport et Soutenance)

4 / 53

- Introduction : L'électronique numérique à l'aube de 2020 / Méthodes et outils de Conception des systèmes numériques
  - Introduction : L'électronique numérique à l'aube de 2020
  - Les systèmes numériques d'hier
  - Les systèmes numériques d'aujourd'hui
  - Les systèmes numériques de demain
  - Loi de Moore
  - ITRS
  - Evolution Technologique
  - Evolution des outils et Méthodes
  - Analyse Ascendante Analyse Descendante
  - Description d'un système numérique à l'aide d'un langage de description
     : le VHDL
- 2 Algèbre de Boole





# Révolution Numérique



SCIENCES SORBONNE UNIVERSITÉ

#### Consumer Electronics Show





- Introduction : L'électronique numérique à l'aube de 2020 / Méthodes et outils de Conception des systèmes numériques
  - Introduction : L'électronique numérique à l'aube de 2020
  - Les systèmes numériques d'hier
  - Les systèmes numériques d'aujourd'hui
  - Les systèmes numériques de demain
  - Loi de Moore
  - ITRS
  - Evolution Technologique
  - Evolution des outils et Méthodes
  - Analyse Ascendante Analyse Descendante
  - Description d'un système numérique à l'aide d'un langage de description
     : le VHDL
- 2 Algèbre de Boole





# Les systèmes numériques d'hier

- système de guidage d'Apollo 1966
- première version : 4100 circuits intégrés contenant une unique porte Non-Ou à 3 entrées
- seconde version : 2800 circuits intégrés contenant deux portes Non-ou à 3 entrées



Figure: AGC: Apollo Guidance Computer



# Les systèmes numériques d'hier

- Premier Pacemaker implanté 1958
- durée : 3 heures
- Patient Arne Larsson, qui a eu 22 pacemakers jusqu'à sa mort à 86 ans en 2001



Figure: Larsson Pacemaker



## Les systèmes numériques d'hier

- Premier Microprocesseur 4004 1971
- 2300 transistors technologie 10μm 750 KHz 4 bits
- Commande de la société Busicom pour des calculatrices



Figure: Premier Microprocesseur Intel: 4004



- Introduction : L'électronique numérique à l'aube de 2020 / Méthodes et outils de Conception des systèmes numériques
  - Introduction : L'électronique numérique à l'aube de 2020
  - Les systèmes numériques d'hier
  - Les systèmes numériques d'aujourd'hui
  - Les systèmes numériques de demain
  - Loi de Moore
  - ITRS
  - Evolution Technologique
  - Evolution des outils et Méthodes
  - Analyse Ascendante Analyse Descendante
  - Description d'un système numérique à l'aide d'un langage de description
     : le VHDL
- 2 Algèbre de Boole





# Les systèmes numériques d'aujourd'hui

- IMA : Integrated Modular Avionics
- Cœur commun







# Les systèmes numériques d'aujourd'hui

- Vidéo Capsule endoscopique sans fil
- 2003



Figure 1: The Pillcam capsule's high level of RF transceiver power efficiency enables it to operate on two silver dioxide batteries.



Figure: Vidéo Capsule Pillcam de Given Imaging





# Les systèmes numériques d'aujourd'hui

- 1,160,000,000 transistors 2011
- 3,3 GHz Technologie 32 nm 64 bits MultiCœurs



Figure: Microprocesseur Intel Récent : corei7



- Introduction : L'électronique numérique à l'aube de 2020 / Méthodes et outils de Conception des systèmes numériques
  - Introduction : L'électronique numérique à l'aube de 2020
  - Les systèmes numériques d'hier
  - Les systèmes numériques d'aujourd'hui
  - Les systèmes numériques de demain
  - Loi de Moore
  - ITRS
  - Evolution Technologique
  - Evolution des outils et Méthodes
  - Analyse Ascendante Analyse Descendante
  - Description d'un système numérique à l'aide d'un langage de description
     : le VHDL
- 2 Algèbre de Boole



# Les systèmes numériques de demain

Augmenter la vision



Figure: Lunettes 3D pour voir à travers les nuages et la structure de l'avion





## Les systèmes numériques de demain

• L'homme réparé



Figure: Bras artificiel commandé par le cerveau

## Les systèmes numériques de demain

• 2048 cœurs, peut-être plus sur une seule puce



Figure: Multi Cœurs

- Introduction : L'électronique numérique à l'aube de 2020 / Méthodes et outils de Conception des systèmes numériques
  - Introduction : L'électronique numérique à l'aube de 2020
  - Les systèmes numériques d'hier
  - Les systèmes numériques d'aujourd'hui
  - Les systèmes numériques de demain
  - Loi de Moore
  - ITRS
  - Evolution Technologique
  - Evolution des outils et Méthodes
  - Analyse Ascendante Analyse Descendante
  - Description d'un système numérique à l'aide d'un langage de description
     : le VHDL
- 2 Algèbre de Boole



#### La fameuse loi de Gordon Moore

- Ingénieur de Fairchild semiconducteur et co-fondateur d'Intel
- 1965 : doublement tous les 3 ans du nombre de transistors sur puce
- 1975 : doublement tous les 2 ans du nombre de transistors sur puce pour les microprocesseurs



Figure: La loi de Moore, 1965



#### La fameuse loi de Gordon Moore



Figure: La loi de Moore, 2005



- Introduction : L'électronique numérique à l'aube de 2020 / Méthodes et outils de Conception des systèmes numériques
  - Introduction : L'électronique numérique à l'aube de 2020
  - Les systèmes numériques d'hier
  - Les systèmes numériques d'aujourd'hui
  - Les systèmes numériques de demain
  - Loi de Moore
  - ITRS
  - Evolution Technologique
  - Evolution des outils et Méthodes
  - Analyse Ascendante Analyse Descendante
  - Description d'un système numérique à l'aide d'un langage de description
     : le VHDL
- 2 Algèbre de Boole





### Et après la loi de Moore ?





## Et après la loi de Moore ?





- Introduction : L'électronique numérique à l'aube de 2020 / Méthodes et outils de Conception des systèmes numériques
  - Introduction : L'électronique numérique à l'aube de 2020
  - Les systèmes numériques d'hier
  - Les systèmes numériques d'aujourd'hui
  - Les systèmes numériques de demain
  - Loi de Moore
  - ITRS
  - Evolution Technologique
  - Evolution des outils et Méthodes
  - Analyse Ascendante Analyse Descendante
  - Description d'un système numérique à l'aide d'un langage de description
     : le VHDL
- 2 Algèbre de Boole





## Evolution des technologies

| 6 | T | D  | 3 |
|---|---|----|---|
| 1 |   | n. |   |

# International Technology Roadmap for Semiconductors

|                                              | 2010 | 2011 | 2013 | 2015 | 2020  | 2024  |
|----------------------------------------------|------|------|------|------|-------|-------|
| Technologie (um)                             | 45   | 38   | 27   | 21   | 11,9  | 7,5   |
| Taille des puces uP & ASIC (mm²)             | 99   | 140  | 140  | 88   | 111   | 88    |
| Densité d'intégration uP<br>& ASIC (Mtr/cm²) | 781  | 1104 | 2209 | 3506 | 11130 | 28047 |
| Fréquence d'horloge<br>SOC (GHz)             | 5,9  | 6,3  | 7,3  | 8,5  | 12,4  | 16,6  |
| Tension d'alimentation (V)                   | 0,97 | 0,93 | 0,87 | 0,81 | 0,68  | 0,6   |

Source: November 2009 ITRS -http://public.itrs.net/



- Introduction : L'électronique numérique à l'aube de 2020 / Méthodes et outils de Conception des systèmes numériques
  - Introduction : L'électronique numérique à l'aube de 2020
  - Les systèmes numériques d'hier
  - Les systèmes numériques d'aujourd'hui
  - Les systèmes numériques de demain
  - Loi de Moore
  - ITRS
  - Evolution Technologique
  - Evolution des outils et Méthodes
  - Analyse Ascendante Analyse Descendante
  - Description d'un système numérique à l'aide d'un langage de description
     : le VHDL
- Algèbre de Boole





#### Evolution des méthodes ?



Figure: Evolution des méthodes, ITRS 2009



- Introduction : L'électronique numérique à l'aube de 2020 / Méthodes et outils de Conception des systèmes numériques
  - Introduction : L'électronique numérique à l'aube de 2020
  - Les systèmes numériques d'hier
  - Les systèmes numériques d'aujourd'hui
  - Les systèmes numériques de demain
  - Loi de Moore
  - ITRS
  - Evolution Technologique
  - Evolution des outils et Méthodes
  - Analyse Ascendante Analyse Descendante
  - Description d'un système numérique à l'aide d'un langage de description
     : le VHDL
- 2 Algèbre de Boole





## **Analyse Ascendante**

- L'analyse ascendante se définit par la réutilisation d'un maximum de sous systèmes déjà réalisés.
- Il s'agit d'une construction de type Légo ou Mécano.
- Cette démarche n'est pas systématique, un ensemble de plaques Légo va difficilement construire un mur que l'on voudrais en briques
- Connaissance à priori des sous-systèmes nécessaires pour concevoir un système



# Les légos







# Les légos







## **Analyse Descendante**

- L'analyse descendante se définit comme l'approche systémique
- C'est une analyse qui part du cahier des charges pour arriver au système
- Basée sur une hiérarchisation de la description du système
- Besoin de tester tous les niveaux hiérarchiques



## Analyse Descendante et un peu Ascendante

 Les règles de conception recommandent l'utilisation de l'analyse descendante en gardant présent à l'esprit la possibilité de privilégier des sous-systèmes déjà existants et tester choix chaque fois que c'est possible..

### S.A.D.T

- System Analysis and Design Technic
- Représentation systémique
- Introduit en 1976 par Doug Ross de la société Softech
- Domaines: télécommunication, avionique, armement, productique, systèmes d'information, contrôle des processus, scientifique, intelligence artificielle, etc.



#### S.A.D.T







### S.A.D.T: Diagramme A-0







### S.A.D.T: Diagramme A0







### S.A.D.T: Diagramme A1







- Introduction : L'électronique numérique à l'aube de 2020 / Méthodes et outils de Conception des systèmes numériques
  - Introduction : L'électronique numérique à l'aube de 2020
  - Les systèmes numériques d'hier
  - Les systèmes numériques d'aujourd'hui
  - Les systèmes numériques de demain
  - Loi de Moore
  - ITRS
  - Evolution Technologique
  - Evolution des outils et Méthodes
  - Analyse Ascendante Analyse Descendante
  - Description d'un système numérique à l'aide d'un langage de description
     : le VHDL
- 2 Algèbre de Boole





- Comment Concevoir un Circuit ?
  - Cela dépend du circuit.
  - petits circuits : A la main, en schématique
  - circuits moyens : A la main à l'aide de composants discrets
  - gros circuits : A l'aide de langage de Description de circuits numériques



- Les Langages de description
  - Langage de type HDL : Hardware Description Language
  - VHDL : Volonté d'Industriels et de Chercheurs de définir un langage HDL
  - Verilog : Issu de la société Cadence Inc.
  - System C : Mettre au même niveau Logiciel et Matériel



- Existe depuis 1987 date de la première norme. 1993 seconde norme.
- VHSIC Hardware Description Language
- Langage Mûr et couramment utilisé
- 3 Niveaux :
  - Niveau Structurel
  - Niveau Flot de Données
  - Niveau Comportemental



- VHDL-RTL
  - RTL : Register Transfert Level
  - Description Synthétisable
  - Utilisable pour fondre un circuit
  - Utilisée dans ce cours





- VHDL La base
  - 3 blocs de base:
    - Les bibliothèques
    - ★ L'entité : Décrit l'interfaçage du composant
    - ★ L'architecture : Décrit le fonctionnement du composant



VHDL - La Bibliothèque

```
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_unsigned.all;
```



#### VHDL - L'entité

```
entity MON-ET is
port( A : in std_logic;
    B : in std_logic;
    S : out std_logic);
end entity MON-ET;
```



VHDL - L'architecture

#### S = A et B

```
architecture FLOT of MON-ET is
begin
    S <= A and B;
end architecture FLOT;</pre>
```



- Le flot de conception
  - De la description au circuit
  - Décrit en VHDL le circuit
  - Simule le circuit
  - Synthétise le circuit
  - Placement-Routage du circuit
  - Réalise un masque
  - Cuisson du circuit



- Le VHDL : à quoi ça sert ?
  - A la conception d'ASIC
  - A la configuration de FPGA
  - A la vérification fonctionnelle de circuits numériques.





- Introduction: L'électronique numérique à l'aube de 2020 / Méthodes et outils de Conception des systèmes numériques
- Algèbre de Boole
- Codage
- 4 Les composants combinatoire simples
- 5 Les composants combinatoires complexes
- 6 Les composants séquentiels : les bascules
- Les composants séquentiels : les registres
- 8 Les composants séquentiels : les compteurs / Le traitement Pipeliné
  - Interface avec l'environnement continu : Conversion Analogique vers Numérique et Numérique vers Analogique





- Introduction : L'électronique numérique à l'aube de 2020 / Méthodes et outils de Conception des systèmes numériques
- 2 Algèbre de Boole
- Codage
- Les composants combinatoire simples
- 5 Les composants combinatoires complexes
- 6 Les composants séquentiels : les bascules
- Les composants séquentiels : les registres
- B Les composants séquentiels : les compteurs / Le traitement Pipeliné



- Introduction : L'électronique numérique à l'aube de 2020 / Méthodes et outils de Conception des systèmes numériques
- Algèbre de Boole
- Codage
- Les composants combinatoire simples
- 5 Les composants combinatoires complexes
- 6 Les composants séquentiels : les bascules
- Les composants séquentiels : les registres
- B Les composants séquentiels : les compteurs / Le traitement Pipeliné

